在布线空间许可的条件下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与枢纽信号线垂直而不要平行; 假如统一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直; 在数字电路中,通常的时钟信号都是边缘变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包抄起来并多打地线孔来减少分布电容,从而减少串扰。
高频电路器件管脚间的引线越短越好 信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越轻易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。
电路板的高频电路往往集成度较高,布线密度大,采用多层板既是布线所必需,也是降低干扰的有效手段,PCB板层数越高,制造工艺越复杂,单位本钱也就越高,这就要求在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行公道的元器件布局规划,并采用准确的布线规则来完成设计。
当热插拔控制器检测到电路板正在从系统中拔出,在电源连接器断开之前,必须确保电路板边缘的电源已脱开。不这样做话就会在背板的电源上产生电弧和瞬变,可能会干扰其他正在运作的电路板。